Verlag: New York, NY: Springer-Verlag New York Inc., 2006
ISBN 10: 0387321543 ISBN 13: 9780387321547
Sprache: Englisch
Erstausgabe
EUR 45,30
Währung umrechnenAnzahl: 1 verfügbar
In den WarenkorbHardcover. Zustand: Fine. No Jacket. 1st Edition. Book.
EUR 109,51
Währung umrechnenAnzahl: 1 verfügbar
In den WarenkorbZustand: Sehr gut. Zustand: Sehr gut - Gepflegter, sauberer Zustand. | Seiten: 178 | Sprache: Englisch | Produktart: Bücher.
EUR 118,64
Währung umrechnenAnzahl: Mehr als 20 verfügbar
In den WarenkorbGebunden. Zustand: New. Emphasizes design techniques in low-voltage, deep sub-micron digital processes towards better yieldDevoted to adaptive techniques in mixed signal designs to achieve first-pass siliconPrinciples presented are generic and apply to many mixed .
Anbieter: Ria Christie Collections, Uxbridge, Vereinigtes Königreich
EUR 119,77
Währung umrechnenAnzahl: Mehr als 20 verfügbar
In den WarenkorbZustand: New. In.
Anbieter: Ria Christie Collections, Uxbridge, Vereinigtes Königreich
EUR 145,29
Währung umrechnenAnzahl: Mehr als 20 verfügbar
In den WarenkorbZustand: New. In.
Anbieter: Revaluation Books, Exeter, Vereinigtes Königreich
EUR 155,35
Währung umrechnenAnzahl: 2 verfügbar
In den WarenkorbPaperback. Zustand: Brand New. 192 pages. 8.43x5.85x0.73 inches. In Stock.
EUR 162,93
Währung umrechnenAnzahl: 2 verfügbar
In den WarenkorbBuch. Zustand: Neu. Neuware - Adaptive Techniques for Mixed Signal Sytem on Chipdiscusses the concept of adaptation in the context of analog and mixed signal design along with different adaptive architectures used to control any system parameter. The first part of the book gives an overview of the different elements that are normally used in adaptive designs including tunable elements as well as voltage, current, and time references with an emphasis on the circuit design of specific blocks such as voltage-controlled transconductors, offset comparators, and a novel technique for accurate implementation of on chip resistors. While the first part of the book addresses adaptive techniques at the circuit and block levels, the second part discusses adaptive equalization architectures employed to minimize the impact of ISI (Intersymbol Interference) on the quality of received data in high-speed wire line transceivers. It presents the implementation of a 125Mbps transceiver operating over a variable length of Category 5 (CAT-5) Ethernet cable as an example of adaptive equalizers.