Le calcul approximatif offre une solution alternative pour réduire la consommation d’énergie des dispositifs d’application DSP actuels à haute performance. Les techniques conventionnelles de multiplication et d’addition consomment beaucoup d’énergie. Dans ce mémoire, la conception d’unités arithmétiques approximatives pour les applications de traitement des signaux est explorée. Tout d’abord, un additionneur approximatif est proposé en modifiant la logique de la cellule de base de l’additionneur complet. La cellule d’addition proposée compte moins de transistors que les approches similaires récentes. Ensuite, un multiplicateur approximatif à faible erreur est conçu en utilisant la détection du premier bit et en sélectionnant n/2 bits pour une entrée de n bits. Le multiplicateur approximatif à n/2 bits proposé donne de bons résultats en termes d’erreur et de puissance par rapport à une approche similaire récente. Les unités approximatives sont ensuite mises en œuvre dans une unité MAC (Multiply-Accumulate). L’unité MAC approximative proposée offre une amélioration significative en termes de puissance, de surface et de délai au prix d’une faible dégradation de la précision. Enfin, l’unité MAC proposée est mise en œuvre dans une application de filtrage afin de vérifier sa fonctionnalité.
Die Inhaltsangabe kann sich auf eine andere Ausgabe dieses Titels beziehen.
Anbieter: buchversandmimpf2000, Emtmannsberg, BAYE, Deutschland
Taschenbuch. Zustand: Neu. Neuware -Le calcul approximatif offre une solution alternative pour réduire la consommation d'énergie des dispositifs d'application DSP actuels à haute performance. Les techniques conventionnelles de multiplication et d'addition consomment beaucoup d'énergie. Dans ce mémoire, la conception d'unités arithmétiques approximatives pour les applications de traitement des signaux est explorée. Tout d'abord, un additionneur approximatif est proposé en modifiant la logique de la cellule de base de l'additionneur complet. La cellule d'addition proposée compte moins de transistors que les approches similaires récentes. Ensuite, un multiplicateur approximatif à faible erreur est conçu en utilisant la détection du premier bit et en sélectionnant n/2 bits pour une entrée de n bits. Le multiplicateur approximatif à n/2 bits proposé donne de bons résultats en termes d'erreur et de puissance par rapport à une approche similaire récente. Les unités approximatives sont ensuite mises en ¿uvre dans une unité MAC (Multiply-Accumulate). L'unité MAC approximative proposée offre une amélioration significative en termes de puissance, de surface et de délai au prix d'une faible dégradation de la précision. Enfin, l'unité MAC proposée est mise en ¿uvre dans une application de filtrage afin de vérifier sa fonctionnalité.Books on Demand GmbH, Überseering 33, 22297 Hamburg 56 pp. Französisch. Artikel-Nr. 9786208300869
Anzahl: 2 verfügbar
Anbieter: preigu, Osnabrück, Deutschland
Taschenbuch. Zustand: Neu. Architectures arithmétiques approximatives CMOS à faible encombrement | Vijeyakumar Krishnasamy Natarajan (u. a.) | Taschenbuch | Französisch | 2024 | Editions Notre Savoir | EAN 9786208300869 | Verantwortliche Person für die EU: preigu GmbH & Co. KG, Lengericher Landstr. 19, 49078 Osnabrück, mail[at]preigu[dot]de | Anbieter: preigu. Artikel-Nr. 130578350
Anzahl: 5 verfügbar