Ungefähre Berechnungen bieten eine alternative Lösung zur Reduzierung des Energieverbrauchs von modernen DSP-Hochleistungsanwendungsgeräten. Herkömmliche Multiplikations- und Additionstechniken verbrauchen viel Energie. In diesem kurzen Entwurf werden ungefähre arithmetische Einheiten für die Signalverarbeitung untersucht. Zunächst wird ein ungefährer Addierer vorgeschlagen, indem die Logik der grundlegenden Volladdiererzelle geändert wird. Die vorgeschlagene Addiererzelle hat im Vergleich zu einem ähnlichen Ansatz aus jüngerer Zeit eine geringere Transistoranzahl. Als Nächstes wird ein Näherungsmultiplizierer mit geringem Fehler entworfen, der die Erkennung von Einsen und die Auswahl von n/2 Bits für eine n-Bit-Eingabe verwendet. Der vorgeschlagene n/2-Bit-Näherungsmultiplizierer weist im Vergleich zu einem ähnlichen Ansatz eine gute Leistung in Bezug auf Fehler und Leistung auf. Anschließend werden die Näherungseinheiten in einer Multiplizieren-Akkumulieren-Einheit (MAC) implementiert. Die vorgeschlagene ungefähre MAC-Einheit bietet eine erhebliche Verbesserung in Bezug auf Leistung, Fläche und Verzögerung bei nur geringer Verschlechterung der Genauigkeit. Schließlich wird die vorgeschlagene MAC-Einheit in einer Filteranwendung implementiert, um die Funktionalität zu überprüfen.
Die Inhaltsangabe kann sich auf eine andere Ausgabe dieses Titels beziehen.
Anbieter: buchversandmimpf2000, Emtmannsberg, BAYE, Deutschland
Taschenbuch. Zustand: Neu. Neuware -Ungefähre Berechnungen bieten eine alternative Lösung zur Reduzierung des Energieverbrauchs von modernen DSP-Hochleistungsanwendungsgeräten. Herkömmliche Multiplikations- und Additionstechniken verbrauchen viel Energie. In diesem kurzen Entwurf werden ungefähre arithmetische Einheiten für die Signalverarbeitung untersucht. Zunächst wird ein ungefährer Addierer vorgeschlagen, indem die Logik der grundlegenden Volladdiererzelle geändert wird. Die vorgeschlagene Addiererzelle hat im Vergleich zu einem ähnlichen Ansatz aus jüngerer Zeit eine geringere Transistoranzahl. Als Nächstes wird ein Näherungsmultiplizierer mit geringem Fehler entworfen, der die Erkennung von Einsen und die Auswahl von n/2 Bits für eine n-Bit-Eingabe verwendet. Der vorgeschlagene n/2-Bit-Näherungsmultiplizierer weist im Vergleich zu einem ähnlichen Ansatz eine gute Leistung in Bezug auf Fehler und Leistung auf. Anschließend werden die Näherungseinheiten in einer Multiplizieren-Akkumulieren-Einheit (MAC) implementiert. Die vorgeschlagene ungefähre MAC-Einheit bietet eine erhebliche Verbesserung in Bezug auf Leistung, Fläche und Verzögerung bei nur geringer Verschlechterung der Genauigkeit. Schließlich wird die vorgeschlagene MAC-Einheit in einer Filteranwendung implementiert, um die Funktionalität zu überprüfen.Books on Demand GmbH, Überseering 33, 22297 Hamburg 56 pp. Deutsch. Artikel-Nr. 9786208300845
Anzahl: 2 verfügbar
Anbieter: preigu, Osnabrück, Deutschland
Taschenbuch. Zustand: Neu. CMOS flächeneffiziente approximative Arithmetikarchitekturen | Vijeyakumar Krishnasamy Natarajan (u. a.) | Taschenbuch | 56 S. | Deutsch | 2024 | Verlag Unser Wissen | EAN 9786208300845 | Verantwortliche Person für die EU: BoD - Books on Demand, In de Tarpen 42, 22848 Norderstedt, info[at]bod[dot]de | Anbieter: preigu. Artikel-Nr. 130578351
Anzahl: 5 verfügbar