Verwandte Artikel zu Low Power Interconnect Design: 1000000 (Lecture Notes...

Low Power Interconnect Design: 1000000 (Lecture Notes in Electrical Engineering) - Hardcover

 
9781461413226: Low Power Interconnect Design: 1000000 (Lecture Notes in Electrical Engineering)

Inhaltsangabe

THIS BOOK PROVIDES PRACTICAL SOLUTIONS FOR DELAY AND POWER REDUCTION FOR ON-CHIP INTERCONNECTS AND BUSES.  IT PROVIDES AN IN DEPTH DESCRIPTION OF THE PROBLEM OF SIGNAL DELAY AND EXTRA POWER CONSUMPTION, POSSIBLE SOLUTIONS FOR DELAY AND GLITCH REMOVAL, WHILE CONSIDERING THE POWER REDUCTION OF THE TOTAL SYSTEM.  COVERAGE FOCUSES ON USE OF THE SCHMITT TRIGGER AS AN ALTERNATIVE APPROACH TO BUFFER INSERTION FOR DELAY AND POWER REDUCTION IN VLSI INTERCONNECTS. IN THE LAST SECTION OF THE BOOK, VARIOUS BUS CODING TECHNIQUES ARE DISCUSSED TO MINIMIZE DELAY AND POWER IN ADDRESS AND DATA BUSES.

Die Inhaltsangabe kann sich auf eine andere Ausgabe dieses Titels beziehen.

Reseña del editor

This book provides practical solutions for delay and power reduction for on-chip interconnects and buses.  It provides an in depth description of the problem of signal delay and extra power consumption, possible solutions for delay and glitch removal, while considering the power reduction of the total system.  Coverage focuses on use of the Schmitt Trigger as an alternative approach to buffer insertion for delay and power reduction in VLSI interconnects. In the last section of the book, various bus coding techniques are discussed to minimize delay and power in address and data buses.

Reseña del editor

This book provides practical solutions for delay and power reduction for on-chip interconnects and buses.  It provides an in depth description of the problem of signal delay and extra power consumption, possible solutions for delay and glitch removal, while considering the power reduction of the total system.  Coverage focuses on use of the Schmitt Trigger as an alternative approach to buffer insertion for delay and power reduction in VLSI interconnects.

„Über diesen Titel“ kann sich auf eine andere Ausgabe dieses Titels beziehen.

  • VerlagSpringer
  • Erscheinungsdatum2015
  • ISBN 10 1461413222
  • ISBN 13 9781461413226
  • EinbandTapa dura
  • SpracheEnglisch
  • Anzahl der Seiten172

Gebraucht kaufen

XVII, 152 p. Hardcover. Einband...
Diesen Artikel anzeigen

EUR 30,00 für den Versand von Deutschland nach USA

Versandziele, Kosten & Dauer

EUR 14,25 für den Versand von Vereinigtes Königreich nach USA

Versandziele, Kosten & Dauer

Weitere beliebte Ausgaben desselben Titels

9781493942947: Low Power Interconnect Design: 1000000 (Lecture Notes in Electrical Engineering)

Vorgestellte Ausgabe

ISBN 10:  1493942948 ISBN 13:  9781493942947
Verlag: Springer, 2016
Softcover

Suchergebnisse für Low Power Interconnect Design: 1000000 (Lecture Notes...

Beispielbild für diese ISBN

Saini, Sandeep
Verlag: New York, Springer., 2015
ISBN 10: 1461413222 ISBN 13: 9781461413226
Gebraucht Hardcover

Anbieter: Universitätsbuchhandlung Herta Hold GmbH, Berlin, Deutschland

Verkäuferbewertung 4 von 5 Sternen 4 Sterne, Erfahren Sie mehr über Verkäufer-Bewertungen

XVII, 152 p. Hardcover. Einband bestoßen, daher Mängelexemplar gestempelt, sonst sehr guter Zustand. Imperfect copy due to slightly bumped cover, apart from this in very good condition. Stamped. Sprache: Englisch. Artikel-Nr. 8246JB

Verkäufer kontaktieren

Gebraucht kaufen

EUR 18,00
Währung umrechnen
Versand: EUR 30,00
Von Deutschland nach USA
Versandziele, Kosten & Dauer

Anzahl: 2 verfügbar

In den Warenkorb

Beispielbild für diese ISBN

Saini, Sandeep
Verlag: Springer, 2015
ISBN 10: 1461413222 ISBN 13: 9781461413226
Neu Hardcover

Anbieter: Ria Christie Collections, Uxbridge, Vereinigtes Königreich

Verkäuferbewertung 5 von 5 Sternen 5 Sterne, Erfahren Sie mehr über Verkäufer-Bewertungen

Zustand: New. In. Artikel-Nr. ria9781461413226_new

Verkäufer kontaktieren

Neu kaufen

EUR 119,56
Währung umrechnen
Versand: EUR 14,25
Von Vereinigtes Königreich nach USA
Versandziele, Kosten & Dauer

Anzahl: Mehr als 20 verfügbar

In den Warenkorb

Foto des Verkäufers

Sandeep Saini
ISBN 10: 1461413222 ISBN 13: 9781461413226
Neu Hardcover

Anbieter: AHA-BUCH GmbH, Einbeck, Deutschland

Verkäuferbewertung 5 von 5 Sternen 5 Sterne, Erfahren Sie mehr über Verkäufer-Bewertungen

Buch. Zustand: Neu. Druck auf Anfrage Neuware - Printed after ordering - This book provides practical solutions for delay and power reduction for on-chip interconnects and buses. It provides an in depth description of the problem of signal delay and extra power consumption, possible solutions for delay and glitch removal, while considering the power reduction of the total system. Coverage focuses on use of the Schmitt Trigger as an alternative approach to buffer insertion for delay and power reduction in VLSI interconnects. In the last section of the book, various bus coding techniques are discussed to minimize delay and power in address and data buses. Artikel-Nr. 9781461413226

Verkäufer kontaktieren

Neu kaufen

EUR 109,94
Währung umrechnen
Versand: EUR 30,14
Von Deutschland nach USA
Versandziele, Kosten & Dauer

Anzahl: 1 verfügbar

In den Warenkorb

Beispielbild für diese ISBN

Saini, Sandeep
Verlag: Springer Verlag, 2015
ISBN 10: 1461413222 ISBN 13: 9781461413226
Neu Hardcover

Anbieter: Revaluation Books, Exeter, Vereinigtes Königreich

Verkäuferbewertung 5 von 5 Sternen 5 Sterne, Erfahren Sie mehr über Verkäufer-Bewertungen

Hardcover. Zustand: Brand New. 200 pages. 9.25x6.25x0.75 inches. In Stock. Artikel-Nr. x-1461413222

Verkäufer kontaktieren

Neu kaufen

EUR 158,44
Währung umrechnen
Versand: EUR 11,89
Von Vereinigtes Königreich nach USA
Versandziele, Kosten & Dauer

Anzahl: 2 verfügbar

In den Warenkorb